공부방/VLSI_FULL_CUSTOM_IC_ONE_CHIP

8*1 MUX

맘스터치보단파파이스 2024. 2. 14. 18:30

8*1 MUX simul
8*1 MUX layout

  • pMOS와 nMOS의 Pimp, Nimp가 겹치지 않을 때 Pimp, Nimp를 추가로 덮어주어야 DRC가 통과되었다.
  • Metal1_w = 0.12um, Metal2_w= 0.14um, POv의 poly는 0.1um의 거리를 띄워주어야 한다.
  • pMOS_metal 과 nMOS_metal의 거리는 3.445um. 사이의 Metal은 14줄이다. 약 0.12*(14*2+1)=34.8

'공부방 > VLSI_FULL_CUSTOM_IC_ONE_CHIP' 카테고리의 다른 글

16*1 MUX  (0) 2024.02.18
8*1 MUX SWITCH  (0) 2024.02.15
21MUX, 41MUX _schematic, Layout  (0) 2024.02.14
DC_SweepRange 순서  (0) 2024.02.07
2*1 MUX_schematic_Layout  (0) 2024.02.07