공부방/Orcad_Pspicee

HW6_Review MLCC & Beads

맘스터치보단파파이스 2024. 3. 13. 10:44

TDK_DataSheet

  • 커패시터, 인덕터의 허용오차 25% : Pspice의 등가회로는 소자의 모든 특성을 표현하지 못한다. 
  • 100Hz의 임피던스를 찾은이유 : 커패시터는 주파수에따라 달라진다. 따라서 커패시턴스의 기준전압이 필요하다. 데이터시트에 주파수 _ 값 이 명시되어있다. 계산을 용이하게 하기위해 MLCC의 경우 통상적으로 100kHz로 사용한다. 
  • R2 : Dielectric Loss
  • ESR :  SRF에서의 측정값. 직렬공진 = 0 Ω

TDK_DataSheet

  • DCR(DC Resistance = R2), Cp(Parasitic Capactance), Rcore(Magnetic Core Loss = R1)
  • DUT(Device Under Test) 테스트 대상
  • 100MHz에서의 임피던스 사용
  • 허용오차 25%, 등가회로의 한계
  • 전력 비즈는 변화량이 없을 수록 좋다. 시정수 = L/R, 매우 크다. R(R4 Rcore)이 작아 시정수가 길다. = 느리다           펑퍼짐 : 느리다
  • 시그널 비즈 빠르게 변해야 좋다. 시정수가 커야한다. 더 뾰족하면 인덕터가 된다. = 공진이 잘 된다.
  • DCR 무시

시정수 : 고유응답(입력 0 )이 1/e ( 0.368)이 될 때 까지 걸리는 시간. L/R , RC